搜索资源列表
FPGA-1553B
- MIL-STD一1553B是一种集中控制式、时分指令/响应型多路串行数据总线标 准,具有高可靠性和灵活性,已经成为现代航空机载系统设备互联的最有效的解 决方案,广泛的应用于飞机、舰船、坦克等武器平台上,并且越来越多的应用到 民用领域。完成1553B总线数据传输功能的关键部件是总线接口芯片11][41。 在对M几STD一1553B数据总线协议进行研究后,参考国外一些芯片的功能结 构,结合EDA技术,本论文提出了基于FPGA的1553B总线接口芯片的设计方案。 在介绍了总线控
FPGA-UART
- 用FPGA器件实现UART核心功能的一种方法 串行外设都会用到RS232-C异步串行接口,传统上采用专用的集成电路即UART实现,如TI、EXAR、EPIC的550、452等系列,但是我们一般不需要使用完整的UART的功能,而且对于多串口的设备或需要加密通讯的场合使用UART也不是最合适的。如果设计上用到了FPGA/CPLD器件,那么就可以将所需要的UART功能集成到FPGA内部,本人最近在用XILINX的XCS30做一个设计的时候,就使用VHDL将UADT的核心功能集成了,从而使整个设计更
fpga-vga
- VHDL语言描述VGA接口程序!三基色、行场扫描!-VHDL language descr iption of the VGA interface program
lcd
- 使用PS2接口的键盘的小键盘输入,在12864液晶上显示出来,使用平台为CPLD或FPGA-PS2 keyboard interface to use a small keyboard input, in the 12864 liquid crystal display, use the platform for the CPLD or FPGA
DM5_VGA_img_C5H
- VGA 接口 FPGA实现了,采用显示器显示图片功能-VGA
100503
- FPGA有价值的27个编程例子。包括LED控制,LCD控制,ASK调制与解调,DAC0832接口电路程序-27 example about FPGA
FTOD_SDRAM10.3.18
- FPGA与DSP数据接口转换时序,简单实用的,SDRAM时序读写数据。-FPGA and DSP data interface conversion timing, simple and practical, SDRAM read and write data timing.
AD7656
- AD7656芯片的FPGA接口程序,实现AD采样和数字信息转换-AD7656 chip FPGA interface program, the AD sampling and digital information into
ADDEE2_NETl
- Altera的DE2开发板上的DM9000A网络FPGA接口及及其驱动driver程序源码,还有 Demo程序源码 -Altera' s DE2 board DM9000A network FPGA interface and its driver driver program source code, as well as the Demo program source code
exercise3
- 用verilog实现dsp与Fpga接口的同步设计,其功能包括读写操作及四个功能模块,采用两个fifo实现不同时钟域的地址与数据的转换,在quartus ii11.0环境下运行,运行此程序之前需运行将调用fifo。-Dsp using verilog achieve synchronization with Fpga interface design, its features include read and write operations and four functional modul
flow_proc
- cpu与FPGA接口设计,内部有详细的设计方案,和一些相关资料 -cpu and FPGA interface design, detailed interior design, and some relevant information
fpga-EP2C8Q208C8-pcb-sch
- 赛克隆2 fpga开发板 是流行的黑金开发板的pcb图和原理图,分核心板和扩展板,接口丰富欢迎下载-Race cloning 2 FPGA development board is the popular gold development board PCB and schematic diagram, divided into core board and expansion board, rich interface are welcome to download
ahb2apb
- ARM m4 FPGA开发模块,用于 ahb2apb的模块接口(ARM M4 FPGA development module for ahb2apb module interface)
uart
- ARM m4 FPGA开发模块,用于uart接口的模块开发(ARM M4 FPGA development module for UART interface module development)
EEPROM接口的FPGA实现
- EEPROM接口的FPGA实现 工程说明 AT93C46在DI接收到读指令时,地址被解码,数据在DO引脚上串行输出。写周期是完全自主调时的,在写入之前不需要单独的擦除周期。本项目要求AT93C46完成读和写功能的混合功能。 案例补充说明 本案例要求实现一个AT93C46的接口能够根据命令,实现EWEN、WRITE和READ功能,在这里我们提供了具体的设计思路: 1. 上游模块在rdy=1时,给出start命令,开始进行EWEN、WRITE或者READ操作;在rdy=0期间,star
至简设计法--VGA_显示动画
- 至简设计法--VGA显示动画 工程说明 本工程VGA显示要求:复位后,屏幕中央显示直径为10的蓝色圆点;按下按键0,圆点图像逐渐变大,直至直径变为400;再按一下按键0,圆点逐渐变小,直到直径为10。此过程要有明显的动画效果。 案例补充说明 本设计的VGA图像动态显示是基于FPGA实现的,采用了Verilog HDL语言编写,再加上有明德扬的至简设计法作为技术支撑,可使程序代码简洁且执行效率高。(Engineering descr iption The engineering requirem
至简设计法--VGA_显示矩形
- 至简设计法--VGA显示矩形 工程说明 本工程VGA显示要求:在显示屏边缘上显示一个红色边框(边框宽为20像素),在屏幕的中央显示一个绿色矩形(矩形长为150像素,高为100像素)。 案例补充说明 本设计的VGA图像显示是基于FPGA实现的,采用了Verilog HDL语言编写,再加上有明德扬的至简设计法作为技术支撑,可使程序代码简洁且执行效率高。(the minimalist design, --VGA shows rectangles Engineering descr iption
CMOS_OV7725_RGB640480_VGA
- FPGA 采集摄像头模组OV7725后通过接口VGA输出(FPGA acquisition of the camera module OV7725 after the interface VGA output)
i2s_top
- i2s接口fpga实现,工作在主模式,ISE和vivado下已验证(I2S interface FPGA implementation, working in the master mode)
使用 EMIF 将 Xilinx FPGA 与 TI DSP 平台接口
- 使用 EMIF 将 Xilinx FPGA 与 TI DSP 平台接口(D:\bootstrap\ce8c548c2a73a823101bfd000ce9d9e3)