搜索资源列表
怎样用51驱动LCD显示
- 通过实例实践LCD 驱动显示(以128DI0 为例),达到快速上手编制LCD 显示驱动程序 的目的。 准备条件: 1、使用的51 单片机:AT89C52 4K FLASH,供电电压3.0V 2、使用的电测板:LTB-T51-01C 3、使用的软件开发工具:KEIL V7.0 以上版本-practice examples LCD display driver (128DI0 example), to prepare unfamiliar LCD display driver f
做的硬盘MP3资料
- 1IC网友 做的硬盘MP3资料公开 该播放器使用了美国atmel公司出品的mp3播放器专用芯片at89c51snd1c. 本芯片特性如下: 1)MCS51内核,可以利用单片及开发软件Keil软件方便开发mp3播放器,无需特殊软件平台; 2)MPEG I/II-Layer 3 hardware decoder .独立MP3 Decoder .支持48,44.1,32,24,22.05,16khz取样频率 .支持软件31阶音量控制,高中低音均衡控制
mcs51_MP3
- 1)MCS51内核,可以利用单片及开发软件Keil软件方便开发mp3播放器,无需特殊软件平台; 2)MPEG I/II-Layer 3 hardware decoder .独立MP3 Decoder .支持48,44.1,32,24,22.05,16khz取样频率 .支持软件31阶音量控制,高中低音均衡控制 .重低音效果 3)集成DAC部件,支持PCM,IIS格式; 4)64K字节片上代码存储空间(100K次擦写寿命) 5)4K字节boot f
war
- 压缩解压算法LZ77算法有许多派生算法(这里面包括 LZSS算法)。它们的算法原理上基本都相同,无论是哪种派生算法,LZ77算法总会包含一个动态窗口(Sliding Window)和一个预读缓冲器(Read Ahead Buffer)。动态窗口是个历史缓冲器,它被用来存放输入流的前n个字节的有关信息。一个动态窗口的数据范围可以从 0K 到 64K,而LZSS算法使用了一个4K的动态窗口。预读缓冲器是与动态窗口相对应的,它被用来存放输入流的前n个字节,预读缓冲器的大小通常在0 – 258 之间。这
Wg_232
- 功能:接收读卡器 Wiegand 信号,输出给 RS232 驱动继电器输出 0.2秒 资源: ①P87LPC764(20P,4K+128) &18.4320M ②RS232 &9600, N, 8, 1 ③2路管脚直接输入 ④1路继电器输出、2路三极管输出
2443BL_ONE
- S3C2443Nandflash启动,前4k代码,使用ARM revw2.2编译测试通过!
cf_fft
- FFT using C and VHDL. can compute upto 1K, 2K and 4K in radix 2.
GEC2440_BIOS
- 本文档包括以下内容(共11页内容,后面都一代码): 1)ADS1.2关键设置及简要讲解; 2)启动代码start.s执行流程; 3)Main与main的区别; 4)NAND FLASH分区; 5)SDRAM分区; 6)代码由NAND FLASH向SDRAM拷贝过程; 7)K9F1208操作简介 8)Main执行流程 9)如何运行操作系统个人理解 10)启动代码的前4K代码问题 11)RO、RW、ZI段另附有整个BIOS执行流程图!-This document includes the follo
Hydrogen_Core51
- Hydrogen/C51 是一个用于51的非占先操作系统 基本上用纯 C 实现, 嵌入了大概10行的汇编 基本需求: 1.最小编译代码大概在 2.4k 2.需要使用片外的 xdata 作为堆使用 3.占用 TIMER0 作为计时 使用基本要求: 1.任务中必需要存在 Sleep/WaitFor 函数才能主动放弃占用CPU 2.任务入口和使用到Sleep/WaitFor的函数必需是 reentrant. 内核功能: 1.动态建立任务 2.支持事
low-pass-filter-design
- 用双线性变换法设计一个巴特沃思数字低通滤波器,技术指标如下:通带截止频率 =2 4k rad/s,阻带截止频率 =2 8k rad/s,通带波纹系数 =0.3dB, 阻带波纹系数 =50dB,采样频率fs=20000Hz。 -Bart has digital low-pass filter design
RT-Thread-1.0.2
- RT-Thread 嵌入式操作系统 Kernel内核部分包括了RT-Thread的核心代码,包括对象管理器,线程管理及调度,线 程间通信等的微小内核实现(最小能够到达4k ROM,1k RAM体积占用)。内核库是为了保证 内核能够独立运作的一套小型类似C库实现(这部分根据编译器自带C库的情况会有些不同,使 用GCC编译器时,携带更多的标准C库实现)。CPU及板级支持包包含了RT-Thread支持的各个平 台移植代码,通常会包含两个汇编文件,一个是系统启动初始化文件,一个是线
CS5216中文说明书 CS5216DP 1.2 to HDMI 1.4b 电平转换芯片
- CS5216是HDMI™ 电平移位器/中继器专为2型双模Display Port(DP++)电缆适配器应用而设计。它设计用于Display Port到DVI或Display Port到HDMI的2路适配器。它支持高达3.0Gbps的TMD™ 数据速率和集成了一个抗抖动TMDS接收机和一个抗抖动TMDS发射机。 CS5216消除了过渡调制差分信号输入的数据和时钟抖动以及定时偏差,从而提供了一个兼容的、抖动非常低的HDMI输出。CS5216包括I2C over AUX转换和2路DisplayP
CS5262 DP1.4到HDMI2.0b和VGA转换器芯片
- 一、CS5262概述 Capstone CS5262是一款高性能DP1.4到HDMI2.0b和VGA转换器,设计用于将DP1.4信号源连接到HDMI2.0接收器。CS5262集成了DP1.4兼容接收机和HDMI2.0兼容接收机发射机和VGA输出接口。 DP接口包括4条主通道、辅助通道和HPD信号。接收器支持每通道5.4Gbps(HBR2)数据速率。DP接收机结合了HDCP1.4和HDCP2.3内容保护方案具有嵌入式密钥,用于数字音视频内容的安全传输。 HDMI接口包括4个T
CS5263芯片 CS5263规格书 CS5263芯片方案
- 1简介 Capstone CS5263是一款高性能DP1.4到HDMI2.0b转换器,设计用于将DP1.4源连接到HDMI2.0b接收器。CS5263AN集成了DP1.4兼容接收机和HDMI2.0b兼容接收机发射器。 DP接口包括4条主通道、辅助通道和HPD信号。接收器支持每车道最大5.4Gbps(HBR2)数据速率。DP接收机结合了HDCP1.4和HDCP2.3内容保护方案具有嵌入式密钥,用于数字音视频内容的安全传输。 HDMI接口包括4个TMDS时钟/数据对、DDC和HPD信号
CS5218设计资料 CS5218最新说明书 CS5218芯片
- Capstone CS5218是一款单端口HDMI/DVI 电平移位器/中继器,具有重新定时功能。它支持交流和直流耦合 TMDS 信号高达 3.0-Gbps 的操作与可编程均衡和抖动清洗。它包括 2 路双模 DP 电缆适配器寄存器,可用于识别电缆适配器的功能。抖动清除 PLL 可以更好地满足更高数据速率的 HDMI 抖动合规性。设备的操作和配置可以通过引脚设置或 I2C 总线来实现。自动关机和静噪以提供灵活的电源管理 1. 特点总则 符合高达 3.0Gbps 的 HDMI 1.4b 规格
瑞奇达CS5265 CS5265TYPEC to HDMI 4K60HZ转换方案 CS5265中文规格书
- 1简介 Capstone CS5265是一款高性能Type-C/DP1.4至HDMI2.0b转换器,设计用于将USBtype c源或DP1.4源连接至HDMI2.0b接收器。CS5265AN集成了DP1.4兼容接收机和HDMI2.0b兼容发射机。此外,CC控制器还用于CC通信,以实现DP Alt模式。 DP接口包括4条主通道、辅助通道和HPD信号。接收器支持每通道最大5.4Gbps(HBR2)数据速率。DP接收机结合了HDCP1.4和HDCP2.3内容保护方案具有嵌入式密钥,用于数字
CS5267芯片资料 CS5267扩展坞芯片 CS5267芯片说明书
- Capstone CS5267是一款高性能Type-C/DP1.4至HDMI2.0b转换器,设计用于将USBType-C源或DP1.4源连接至HDMI2.0b接收器。CS5267集成了一个兼容DP1.4的接收器HDMI2.0b兼容发射机。此外,还包括两个CC控制器,用于CC通信,以实现DP Alt模式和功率传输功能,一个用于上游Type-C端口,另一个用于下游端口。 DP接口包括4条主通道、辅助通道和HPD信号。接收器支持每通道最大5.4Gbps(HBR2)数据速率。DP接收机结合了HDCP1
CS5268芯片资料|CS526 TYPE-C转HDMI+VGA|CS5268中文规格书
- 1简介 CapstoneCS5268是一款高性能Type-C/DP1.4至HDMI2.0b和VGA转换器,设计用于将USB Type-C源或DP1.4源连接至HDMI2.0b接收器。CS5268集成了DP1.4兼容接收机、兼容HDMI2.0b的发射机和VGA输出接口。此外,还包括两个CC控制器,用于CC通信,以实现DPAlt模式和功率传输功能,一个用于上游type-c端口,另一个用于下游端口。 DP接口包括2条主通道、辅助通道和HPD信号。接收器支持每通道最大5.4Gbps(HBR2)数据速
CS5269瑞奇达|TYPEC转HDMI带PD3.0快充芯片规格书|CS5269中文说明书
- 一、CS5269介绍 Capstone CS5269是一款高性能Type-C/DP1.4至HDMI2.0b和VGA转换器,设计用于USB Type-C源或DP1.4源连接到HDMI2.0b接收器。CS5269集成了DP1.4兼容接收机、兼容HDMI2.0b的发射机和VGA输出接口。另外,两个CC控制器包括CC通信,以实现DPAlt模式和PD传输功能,一个用于上游Type-C端口和另一个用于下游端口。 DP接口包括4条主通道、辅助通道和HPD信号。最高支持5.4Gbps(HBR2)的数据速率。