搜索资源列表
9
- 本文介绍了两种分频系数为整数或半整数的可控分频器的设计方法。其中之一可以实现50%的奇数分频。利用VHDL语言编程,并用QUARTERS||4.0进行仿真,用 FPGA 芯片实现。 关键词:半整数,可控分频器,VHDL, FPGA
EXPT12_7A_Ftest
- 基于fpga和sopc的用VHDL语言编写的EDA频率测试与FPGA单片机通讯
digital_cymometer
- 简易数字频率计利用复杂可编程逻辑器件FPGA,VHDL编程将所有功能模块集成在一块芯片上。功能模块包括时基脉冲发生器、计数器、数据锁存器和显示电路4部分。设计时先分别设计各功能模块,并调试得到正确仿真结果,然后将各个功能模块组合起来。最后作整体仿真、下载,得到实物。由于采用纯数字硬件设计制作,稳定性、可靠性远远高于使用单片机或模拟方式实现的系统,外围电路简单。该数字频率计达到预期要求,实现了可变量程测量,测量范围0.1Hz—9999MHz,精度可达0.1Hz。
mc8051_design
- MC8051 IP CoreOregano Systems 8-bit Microcontroller IP-Core此公司提供的8051 core很容易在FPGA 上用同时也是学习VHDL的一份不错的进阶实例-MC8051 IP CoreOregano Systems 8-bit Microcontroller IP-Core company for the 8051 core very easy to use in FPGA VHDL is also studying a good exam
source_code.rar
- 一些源程序,主要包括CAN总线驱动、sdram VHDL实现、ucos2的移植、SDIO驱动、tcpip的实现、usb控制器代码、基于FPGA的雷达目标模拟器等,Some source code, including CAN bus driver, sdram VHDL implementation, ucos2 transplant, SDIO drivers, tcpip of implementation, usb controller code, based on the FPGA, s
ledhzxs
- 以FPGA芯片为核心,扩展必要的外围电路,制作一个16*16LED点阵的汉字显示屏,使之能显示16*16LED点阵的汉字4个,如“一”,“二”,“三”,“四”等。要求显示的汉字无闪烁。每个汉字停留时间1秒。-To FPGA chip as the core, the expansion of the necessary external circuit, producing a lattice of 16* 16LED display of Chinese characters so that
case4
- DA算法中的使用的查找表模块,本程序先设计查找表,然后设计4*4DA算法模块,之后进行位扩展和字扩展得到32阶滤波器程序.附带4各表,和FIR滤波器序数-DA algorithm used in the lookup table module, the design of the program first look-up table, and then design 4* 4DA algorithm module, after the word-bit expansion and extens
8051-core
- mcu8051 CPU FPGA VHDL software
VGA
- 基于单片机51核的FPGA VGA显示实例,肯定有现象哈-51 single-chip core-based FPGA VGA display examples of the phenomenon certainly Kazakhstan
ddsdds
- 摘 要:介绍了直接数字频率合成 (DDS) 技术的基本原理,给出了基于Altera公司FPGA器件的一个三相正弦信号发生器的设计方案,同时给出了其软件程序和仿真结果。仿真结果表明:该方法生成的三相正弦信号具有对称性好、波形失真小、频率精度高等优点,且输出频率可调。关键词:直接数字频率合成;现场可编程门阵列;FPGA;三相正弦信号 (2009-01-04, VHDL, 99KB, 9次) -hgfhtht rrgtsrt rthg rgrswt sgethwrathwtHY TSRTTHSRH
FPGA
- fpga的频率教程,附有源程序(vhdl语言)-frequency fpga tutorials with source code (vhdl language)
fft
- 关于vhdl-FPGA实现fft算法的模块-MATLAB VHDL ADN EDA
c120_bus
- fpga挂在c8051f120单片机总线上的VHDL代码-fpga Microcontroller Bus
DDS
- 基于FPGA的DDS程序,可产生任意频率任意相位的波形-FPGA-based DDS program, can generate any frequency arbitrary waveform phase
temperature
- 基于FPGA的ds18b20数字温度采集,verilog 编写-du to fpga ds18b20
AWG1144
- 基于ARM的信号发生器FPGA的VHDL程序,可以实现频率调节到10M-ARM-based FPGA-VHDL signal generator procedure, can achieve frequency adjustment to 10M
adfmreceiver
- The design of the All Digital FM Receiver circuit in this project uses Phase Locked Loop (PLL) as the main core. The task of the PLL is to maintain coherence between the input (modulated) signal frequency,iωand the respective output frequency,oωvia p
LCD-KS0108B-FPGA.tar
- LCD控制器KS0108 FPGA控制器VHDL源码-LCD KS0108 FPGA VHDL Source
c
- 智能小车用到的c程序,单片机C语言与FPGA的 VHDL语言的结合-Smart car used c program, microcontroller C language and the combination of FPGA VHDL
full_add4_ok_4quanjiaqi
- 本程序是用vhdl开发的实现全加器功能的程序。(This procedure is developed using VHDL to achieve full adder function of the program.)