CDN加速镜像 | 设为首页 | 加入收藏夹
当前位置: 首页 资源下载 文档资料 搜索资源 - vhdl 公司

搜索资源列表

  1. VHDL

    0下载:
  2. 本系统使用VHDL语言进行设计,采用自上向下的设计方法。目标器件选用Xilinx公司的FPGA器件,并利用Xilinx ISE 7.1 进行VHDL程序的编译与综合,然后用Modelsim Xilinx Edition 6.1进行功能仿真和时序仿真。
  3. 所属分类:软件工程

    • 发布日期:2008-10-13
    • 文件大小:290.93kb
    • 提供者:西西
  1. stx_cookbook.zip

    1下载:
  2. Altera公司高端FPGA高级综合指导手册,包括:算术运算单元,浮点处理技巧,数据编码格式转换,视频处理,仲裁逻辑,多路选择,存储逻辑,计数器,通信逻辑,循环冗余校验,随机和伪随机函数,加密和同步等编码风格和技巧;,advanced synthesis cookbook for Altera high-end FPGA(Stratix),incuding coding style and design tricks for arithmetic,floating points oper
  3. 所属分类:software engineering

    • 发布日期:2017-03-27
    • 文件大小:939.64kb
    • 提供者:刘易
  1. DCM

    0下载:
  2. Xilinx公司诸多型号开发版中的一个模块,能够实现1到16次倍频和分频等功能。使用时现在ISE集成开发环境下利用VHDL进行例化。本文档为个人学习总结-Xilinx, a number of models developed version of a module, be able to achieve 1-16 times multiplier and divider functions. ISE now use integrated development environment for
  3. 所属分类:Document

    • 发布日期:2017-03-29
    • 文件大小:160.07kb
    • 提供者:张潘睿
  1. 20060510191318991

    0下载:
  2. ALTERA公司DDR ram controller资料-ALTERA company DDR ram controller information
  3. 所属分类:software engineering

    • 发布日期:2017-05-11
    • 文件大小:2.15mb
    • 提供者:盛雪飞
  1. fpgafft

    0下载:
  2. :文章针对目前数字信号处理中大量采用的快速傅立叶变换[FFT] 算法采用软件编程来处理的应用现状,在对FFT 算法进行 分析的基础上,给出了用FPGA[Field Programmable Gate Array] 实现的8 点32 位FFT 处理器方案,并得到了系统的仿真结果。 最后在Altera 公司FLEX10K系列FPGA 芯片上成功地实现了综合。-Based on the analysis of the FFT algorithm , a reasonable logic str
  3. 所属分类:Project Design

    • 发布日期:2017-03-29
    • 文件大小:215.17kb
    • 提供者:王晓
  1. FPGA

    1下载:
  2. 对2DPSK及QDPSK数字调制信号进行了分析,采用FPGA在QuartusII环境下,利用VHDL语言及图形输入方式对调制系统进行了设计,用Altera公司的芯片EP1C3T144C-8为核心器件组建的系统进行了功能测试,得到了满意的验证波形-The signals of 2DPSK and QDPSK digital modulation are analyzed,the adoption of FPGA realization digital phase modulation syste
  3. 所属分类:软件工程

    • 发布日期:2014-01-05
    • 文件大小:347.53kb
    • 提供者:将建
  1. ofdm_cp_insertion_v71

    0下载:
  2. Quartus公司的实例VHDL源码,用于OFDM的循环前缀的插入操作,很具有指导意义。其中, Quartus的版本必须为7.1以上-ofdm_cp_insertion
  3. 所属分类:Communication

    • 发布日期:2017-04-01
    • 文件大小:756.35kb
    • 提供者:fancyou
  1. mnl_nios_programmers32

    0下载:
  2. nios处理器的介绍以及汇编代码的说明,altera公司的官方文件-introduction of nios processor & descr iption of assembly code
  3. 所属分类:software engineering

    • 发布日期:2017-05-04
    • 文件大小:1.05mb
    • 提供者:丁丁
  1. DDRIO

    0下载:
  2. Xilinx公司开发板中的一个模块,在时钟的上升和下降沿同时传输数据。使用时需要在ISE集成开发环境下利用VHDL进行例化。本文是对该模块功能的说明,是个人的学习总结-Xilinx has developed a module board, in the clock' s rising and falling at the same time transmission of data. ISE needs to use integrated development environment
  3. 所属分类:Document

    • 发布日期:2017-04-02
    • 文件大小:218.79kb
    • 提供者:张潘睿
  1. led_zfsj

    0下载:
  2. 现场可编程门阵列( FPGA) 是一种可编程逻辑器件, 它具有丰富的I/O 口及内部资源, 编程和修改极为方便, 并且易于扩展和维护, 简化电子电路的设计。本系统采用Altera 公司的FLEX10K作为核心器件, 结合VHDL程序, 实现了对LED 点阵显示字符的控制。-Field programmable gate array (FPGA) is a programmable logic device, which has a wealth of I/O port and internal
  3. 所属分类:Communication

    • 发布日期:2017-03-28
    • 文件大小:32.04kb
    • 提供者:x
  1. fjq3

    0下载:
  2. 提出了一种基于FPGA 的数字复接电路的设计方法, 将多路视频信息复用为一路信息, 利用光纤传输平台进行传输, 提高了传输效率和传输质量, 改善了环境适应性. 在AL TERA 公司 的Q uartu s II 软件平台下, 应用VHDL 语言进行硬件电路的设计, 并给出了仿真结果. 关键词 视频信息, FPGA , 数字复接, 光纤通信-Presents a FPGA-based digital multiplexing circuit design method, multi-c
  3. 所属分类:software engineering

    • 发布日期:2017-03-30
    • 文件大小:154.22kb
    • 提供者:renxiang
  1. OneNAND_in_embed_sys

    1下载:
  2. OneNAND闪存在嵌入式系统中的应用 OneNAND Flash是三星公司开发的一类Flash芯片,它克服了传统NAND Flash接口复杂的缺点,具有接口简单、读写速度快、容量大、寿命长、成本低等优点。文章从软硬件两方面介绍了其在嵌入式系统中的应用,特别是逻辑块和物理块地址的映射、读写擦操作、坏块处理、性能优化等技术。-OneNAND flash memory in embedded system applications developed by Samsung' s OneNA
  3. 所属分类:software engineering

    • 发布日期:2016-11-30
    • 文件大小:46.61kb
    • 提供者:zhangdong
  1. CPLD_KEYBOARD

    0下载:
  2. 本设计是用VHDL语言来实现的基于RS232按位串行通信总线的行列式矩阵键盘接口电路,具有复位和串行数据的接收与发送功能,根据发光二极管led0—led2的显示状态可判断芯片的工作情况;实现所有电路功能的程序均是在美国 ALTERA公司生产的具有现场可编程功能的芯片EPM7128SLC84-15上调试通过的。该电路的设计贴近生活,实用性强,制成芯片后可作为一般的PC机键盘与主机的接口使用。 -The design is based on VHDL language to achieve
  3. 所属分类:Project Design

    • 发布日期:2017-04-05
    • 文件大小:65.87kb
    • 提供者:jalon
  1. phase_test

    0下载:
  2. VHDL,简易音频数字相位表的设计与实现 数字相位测量仪在工业领域中经常用到的一般测量工具,主要应用与同频率正弦信号间的相位差的测量显示。 本系统采用FPGA实现测量的核心部分,主要由数字鉴相、累加计数器、控制器以及寄存与显示译码电路组成。该系统硬件电路简单,整个系统采用硬件描述语言VHDL作为系统内部硬件结构的描述手段,在XILINX公司的ISE9.1的软件支持下完成。可以对20Hz~20kHz频率范围内的音频信号进行采样鉴相处理,并将数据传回FPGA进行相位差计数累加、测量运算,最后送显
  3. 所属分类:Project Design

    • 发布日期:2017-11-15
    • 文件大小:1.3mb
    • 提供者:张学仁
  1. XLINX--VHDL

    0下载:
  2. XLINX公司的VHDL语言设计实例,有20个大型实例。-XLINX VHDL language design example, there are 20 large instances.
  3. 所属分类:software engineering

    • 发布日期:2017-11-27
    • 文件大小:9.71kb
    • 提供者:黄廷廷
  1. 基于FPGA直接序列扩频系统的设计

    1下载:
  2. 针对一般无线通信系统抗干扰、抗噪声以及抗多径性能力差的缺点,提出了一种基于FPGA 的直接序列 扩频系统设计。该设计采用63 位的pn 码作为扩频调制的码序列,在发送端,对信息码进行扩频调制; 在接收端,对 收到的扩频调制信号进行解扩,增强了系统的抗干扰性和可靠性。同时在Altera 公司的Quartus II 软件中,使用硬件描 述语言VHDL 和原理图相结合的方法进行了电路的设计实现。通过把电路下载到Altera 公司的CycloneIII 的 EP3C10E144C8N 芯片中调试
  3. 所属分类:文件格式

    • 发布日期:2013-02-18
    • 文件大小:457.58kb
    • 提供者:ymlhhb
  1. the-digital-clock

    0下载:
  2. 本设计选用 ALTERA 公司的 EP1C12Q240C8 芯片,利用 VHDL 语言采用自 顶向下的方法在 Quartus Ⅱ环境下完成了数字钟的设计,最后在实验箱上进行测 试。该数字钟包含的功能有计时、显示星期、校时校分、清零、整点报时、音乐 闹铃。-The design uses the silicon chip EP1C12Q240C8 produced by the company of ALTERA. And with the help of VHDL, the de
  3. 所属分类:software engineering

    • 发布日期:2017-04-25
    • 文件大小:225.81kb
    • 提供者:费孝海
搜珍网 www.dssz.com