搜索资源列表
vhdl对数
- 对数计算源程序,能够在FPGA中计算某数的对数,VHDL源代码,-right calculating source, the FPGA can be calculated for a number of a few, VHDL source code,
UartAssist
- 在数字信号处理领域用的较多的是DSP和FPGA。DSP的优势源于多数信号处理算法的乘-累加运算都是非常密集的。FPGA通过多极流水线架构也能够用来实现MAC单元,并且FPGA技术可以通过一个芯片上的多级MAC单元来提供更多的带宽,速度可以比数字信号处理芯片快,并且功耗较低。CORD IC算法完全由移位和加法操作完成,因此利用FPGA可以实现更高的运算速度。采用流水线结构在FPGA上实现基于CORD IC的对数变换,可以达到80MHz的处理速度。
33753129vhdl
- 对数计算源程序,能够在FPGA中计算某数的对数-Determined on the basis of the source, calculated in the FPGA to a certain number of log
Design-lvds-fpga
- 】针对数据传输系统速度、距离和稳定性等要求的不断提高,提出了一种基于低振幅差分信号技术(LVDS,Low Voltage Differential Signaling)的长距离高速串行数据传输系统。该系统结合LVDS技术速度快、抗干扰性强、功耗低的 特点以及光纤通信容量大、传输距离远的特点,采用光纤来传输LVDS 信号,解决了数据传输系统遇到的这些难题。对数据传 输系统的设计分别从设计方案、硬件实现两方面进行了详细研究和描述,并解决了数据在传输过程中遇到的采集速度、LVDS 传
All-DigitalQPSK-Demodulator
- Altem公司quartus II 8.1开发环境下,完成了中频全数字解调器的FPGA实现,并对数 字下变频、载波同步、位同步等解调器的核心模块设计进行了详细的分析和说明,给出 了实现框图和仿真波形。同时在本设计中应用了Altera公司的NiosII软核处理器技术, 用于载波的大频偏校正和解调器各个部分的监测和控制。最后给出了QPSK中频全数字 解调器关键性能指标的测试方法和测试结果,测试结果表明本设计达到了预期的性能指 标要求。-The Algorithm is con
1
- 基于CORDIC算法的对数放大器的FPGA实现(cordic算法计算对数重要资料,非常好懂)-Based on CORDIC Algorithm logarithmic amplifier with FPGA (cordic algorithm to calculate the logarithm important information, very easy to understand)
Cordic_matlab
- 实现自然对数运算的cordic算法的matlab浮点仿真,以及针对FPGA硬件平台的定点仿真测试-Achieve natural logarithm of cordic algorithm matlab floating point emulation, and FPGA hardware platform for fixed-point simulation testing
FPGA-implementation-of-CORDIC
- 就目前的趋势来看,对硬件复杂信号处理的了解主要是缺少对硬件信号处理结构的了解。虽然有许多硬件高效算法的存在,但是由于在过去得25年里软件的优势明显,人们对这些法则并不了解。CORDIC法则就是其中的一个,它是运用平移-相加完成某些三角函数,双曲线,线性,对数的运算功能。虽然有很多的文章已经介绍了CORDIC 运算法则的各种不同的方面 ,却很少有针对CORDIC在FPGA上执行的研究。这篇论文就是研究在一个CORDIC体系下,以往的那些功能是如何完成的,以及解释运算法则如何工作,而且探究针对FPG
FPGA-zi-ran-dui-shu
- 基于FPAG的自然对数在电路上的实现的研究-Based on the natural logarithm of FPAG studies in the realization of the circuit
FIR_16
- 基于FPGA的自然对数变换器的设计与实现(Design and implementation of a natural logarithm converter based on FPGA)