CDN加速镜像 | 设为首页 | 加入收藏夹
当前位置: 首页 资源下载 搜索资源 - R-2R

搜索资源列表

  1. 2051ADC

    0下载:
  2. io分配: * * OUTPUT: * * P1.0 ... 模拟量输入 * * P1.1 ...... DA输入比较基准电压 * * P1.2~7..... R-2R DA电阻网络 * * P3.7 ...... LED 模拟亮度输出-io distribution : * * OUTPUT : * * P1.0 ...... analog input * * P1.1 ...... DA input voltage base * * p
  3. 所属分类:单片机(51,AVR,MSP430等)

    • 发布日期:2008-10-13
    • 文件大小:3.59kb
    • 提供者:刘平
  1. adc2051

    0下载:
  2. 2051单片机操作模数转换器的实验C程序例程:关键接法如下 * P1.0 ...... 模拟量输入 * * P1.1 ...... DA输入比较基准电压 * * P1.2~7..... R-2R DA电阻网络 * * P3.7 ...... LED 模拟亮度输出
  3. 所属分类:单片机(51,AVR,MSP430等)

    • 发布日期:2014-01-16
    • 文件大小:3.22kb
    • 提供者:江帆
  1. R-2R

    0下载:
  2. 利用数模转换器
  3. 所属分类:Project Design

    • 发布日期:2017-04-02
    • 文件大小:223.35kb
    • 提供者:peter
  1. music-program

    0下载:
  2. 1.用3、4个IO及R-2R电阻网络作3、4BitDAC 2.用PWM输出 3.用专用音乐旋律发生芯片 4.用硬波表的声卡或MIDI芯片 -1. With 3, 4 IO and R- 2R resistor network make 3, 4BitDAC 2. Using PWM output 3. Using the dedicated music melody happen chip 4. Watch with a stiff wave sound car
  3. 所属分类:SCM

    • 发布日期:2017-04-03
    • 文件大小:9.12kb
    • 提供者:林春权
  1. R-2R-DAC

    0下载:
  2. TC1定时器中断用于扫描显示与键盘ADC转换-TC1 timer interrupt is used to scan display and keyboard
  3. 所属分类:SCM

    • 发布日期:2017-03-29
    • 文件大小:2.72kb
    • 提供者:
  1. cor

    0下载:
  2. cor(r)生成半径为r的极坐标矩阵,矩阵大小为(2r+1)*(2r+1)-COR (r) generating matrix of the polar coordinates whose radius is r , the matrix size (2r+1)* (2r+1)
  3. 所属分类:Special Effects

    • 发布日期:2017-11-16
    • 文件大小:123.46kb
    • 提供者:张亚秋
  1. DAC-model

    0下载:
  2. R-2R DAC matlab model
  3. 所属分类:matlab

    • 发布日期:2017-04-13
    • 文件大小:1.96kb
    • 提供者:qianyuegongzhu
  1. DDS-Firmware

    0下载:
  2. aTmega16做的简易信号发生器,能够产生正弦波、方波、三角波、锯齿波、反向锯齿波、心电图、噪声,频率范围 0 ~ 65534Hz,还有一个高速输出口能输出1, 2, 4 ,8MHz信号 振幅0-10V,直流偏置范围-5V~5V,频率步进1, 10, 100, 1000, 10000Hz,能够保存设置。 电路由AVR最小系统、R-2R电阻网络组成的DAC电路、LM358放大电路、按键、LCD显示构成。 熔丝:HIGH = 0×59 LOW = 0xCF-aTmega1
  3. 所属分类:SCM

    • 发布日期:2017-04-23
    • 文件大小:125.27kb
    • 提供者:刘建华
  1. PSG

    0下载:
  2. Altera NIOS II 使用的 AY-3-8910 模組 . 包含 AY-3-8910 Verilog code, SOPC builder使用的hw_tcl及R-2R DAC 電路-AY-3-8910 module for Altera Nios II. verilog source code, hw_tcl file and R-2R DAC schematic.
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-06
    • 文件大小:44.74kb
    • 提供者:charlie
  1. vga

    0下载:
  2. This VHDL sample demonstrates how to generate a VGA signal to make it possible to connect an FPGA to a monitor. Written for Mimas v2, but probably easily adapted to any other board with a VGA connector on it (that can also be done by manually connect
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-12
    • 文件大小:1.46kb
    • 提供者:Ruben
搜珍网 www.dssz.com