CDN加速镜像 | 设为首页 | 加入收藏夹
当前位置: 首页 资源下载 搜索资源 - fpga advantage

搜索资源列表

  1. clock2001

    0下载:
  2. 时钟模块之一:二进制转BCD码verilog源代码FPGA advantage编程环境-clock module : BCD switch binary source code Verilog FPGA advantage programming environment
  3. 所属分类:Static控件

    • 发布日期:2008-10-13
    • 文件大小:822byte
    • 提供者:dandan
  1. FPGAEPP.files

    0下载:
  2. USB、串口、并口是PC机和外设进行通讯的常用接口,但对于数据量大的图像来说,若利用串行RS-232协议进行数据采集,速度不能达到图像数据采集所需的要求;而用USB进行数据采集,虽能满足所需速度,但要求外设必须支持USB协议,而USB协议与常用工程软件的接口还不普及,给使用带来困难。有些用户为了利用标准并行口(SPP)进行数据采集,但SPP协议的150kb/s传输率对于图像数据采集,同样显得太低。因此,为了采集数据量大的图像数据,本文采用了具有较高传输速率的增强型并行口协议(EPP)和FPGA,
  3. 所属分类:软件工程

    • 发布日期:2008-10-13
    • 文件大小:80.27kb
    • 提供者:yaoming
  1. pinlvji

    0下载:
  2. 考虑到只基于单片机的频率测量计设计主要是以单片机为基础,原理简单,但由于自身精度问题,测量的范围小。而基于FPGA和单片机结合的频率测量设计主要是以单片机作为系统的主控部件,FPGA完成对时序逻辑控制、计数功能,能较好的利用了FPGA的高精度、高速等方面的优势。-Taking into account only single-chip based on the frequency meter is based on single-chip design based on a simple pri
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-07
    • 文件大小:255.21kb
    • 提供者:xiang
  1. alu_struct

    0下载:
  2. ALU written in VHDL, tested in FPGA advantage, there will be no support on this code. All right reserved by developer.
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-07
    • 文件大小:1.22kb
    • 提供者:nadir
  1. FPGA_Advantage

    0下载:
  2. FPGA Advantage简易教程,很好的入门指导!-FPGA Advantage Tutorial summary, a good introductory guide!
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-08
    • 文件大小:754.53kb
    • 提供者:
  1. rf_wxtx

    0下载:
  2. 详细阐述了基于FPGA的RF无线通信技术的原理及硬件设计. 从系统的角度提出RF无线通信的完整设计方案,给出了基于Cyclone II芯片的Nios II的RF无线通信模块框图. 实验结果表明,采用ALTERA的Cyclone II芯片设计实现RF无线通信具有明显优势.-Detailed FPGA-based RF wireless communication technology theory and hardware design. From a system point of view p
  3. 所属分类:Communication

    • 发布日期:2017-03-25
    • 文件大小:501.89kb
    • 提供者:x
  1. TherealizationofParallelLUfactorizationbasedonFPGA

    0下载:
  2. 本文首先介绍了稀疏矩阵的特点和研究稀疏矩阵分解的意义,接着讨论了稀疏矩阵各种快速算法并给出了本文所采用的方法。在此基础上详细说明了稀疏矩阵模拟排序算法,直接LU分解算法,符号LU分解算法,数值LU分解算法及这些算法在FPGA上的实现过程。最后为充分发挥FPGA作为一种可编程逻辑器件的优势,将单核数值LU分解扩展为多核并行LU分解结构,并使用BDB矩阵对该结构进行了验证,给出并分析了实验结果。-Firstly,the characteristies and research value of sp
  3. 所属分类:Project Design

    • 发布日期:2017-05-16
    • 文件大小:4.08mb
    • 提供者:mabeibei
  1. ThedesignofUniversalAsynchronousReceiverTransmitte

    0下载:
  2. 本课题所设计的UART支持标准的RS.232C传输协议,主要设计有发送模块、接收模块、线路控制与中断仲裁模块、Modem控制模块以及两个独立的数据缓冲区FIFO模块。该模块具有可变的波特率、数据帧长度以及奇偶校验方式,还有多种中断源、中断优先级、较强的抗干扰数据接收能力以及芯片内部自诊断的能力,模块内分开的接收和发送数据缓冲寄存器能实现全双工通信。除此之外最重要的是利用口模块复用技术设计数据缓冲区FIFO,采用两种可选择的数据缓冲模式。这样既可以应用于高速的数据传输环境,也能适合低速的数据传输场
  3. 所属分类:Project Design

    • 发布日期:2017-05-17
    • 文件大小:4.84mb
    • 提供者:mabeibei
  1. miniuart2

    0下载:
  2. 用VHDL在CPLD/FPGA上实现与PC机的RS232通信-This UART (Universal Asynchronous Receiver Transmitter) is designed to make an interface between a RS232 line and a wishbone bus, or a microcontroller, or an IP core. It works fine connected to the serial port of a
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-05-12
    • 文件大小:2.47mb
    • 提供者:李涛
  1. AnApproachBasedonFPGAtoAccelerateAccomplishingReco

    0下载:
  2. 提出一种在 FPGA 上实现发射光谱层析技术 SIRT算法时 ,在原有资源不变的情况下 ,加速系统运算的方法。该方法把矩阵分块理论的数学原理和 FPGA 具有并行运算能力的优势有机结合 ,使运算速度有效提升。-An approach based on FPGA to accomplish Simultaneous Iterative Reconst ruction Technique (SIRT) of Emis2 sion Spect ral Tomography ( EST) is pr
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-06
    • 文件大小:370.32kb
    • 提供者:wkd
  1. ep1c3_sd_vga_photo

    0下载:
  2. 使用EP1C3器件DIY 数码相框 之所以选择 DIY 数码相框,并不是期望可以做个多么像样的产品出来,毕竟消费类数码产品 的市场竞争是很激烈的,任何一个成熟产品的成本都会被剥削到最低。市场上的数码相框一 般是以带液晶驱动外设的 ARM 处理器为主实现上述的所有功能,而这个工程恰恰相反,所有 的功能也都会使用 FPGA 来完成。但是话说回来,FPGA 是硬件,虽然有很多硬件固有特性所 具备的优势,但是其设计灵活性方面还是和软件无法媲美的,所以这个工程项目最终实现的 数码相
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2014-09-11
    • 文件大小:10.2mb
    • 提供者:MRIKO
  1. Designing-with-FPGA-Advantage

    0下载:
  2. 一本使用FPGA Advantage软件进行硬件逻辑开发的入门指导书,实现VHDL语言的层次化编程-An FPGA Advantage software with hardware logic development of entry instructions, to achieve the level of programming language VHDL
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-06-11
    • 文件大小:18.48mb
    • 提供者:kangson
  1. 1

    0下载:
  2. 基于FPGA的MP3音频解码的研究,FPGA实现硬件音视频解码相对于MCU有着独特的优势,目前主流播放芯片都是采用硬件解码加MCU控制的结构-FPGA-based study of the MP3 audio decoding, FPGA hardware audio and video decoding relative to the MCU has a unique advantage, and are based on the current mainstream hardware dec
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-16
    • 文件大小:303.47kb
    • 提供者:朱俊轩
  1. FPGA_VHDL

    0下载:
  2. FPGA编程适用于初学者,对刚学的人有很大的好处-FPGA programming for beginners who have just learned a great advantage
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-07
    • 文件大小:375.64kb
    • 提供者:许军
  1. ARM-FPGA-motion-control

    0下载:
  2. 介绍了一种基于 和 的嵌人式机器人运动控 制器的可重构设计方法 , 给出了控制器的结构设计、 功能设计和硬件设计 , 提出了由 微控制器通过 配置 的方法 , 以 及介绍了嵌人式操作系统 拜 一 在控制器中的应用 充分利用 微处理器高速运算能力和 的快速配置能力 , 大大减少 了 系统的外围接口器件 , 有效地降低了成本 , 提高了系统的集成度和灵活性 , 便于用户实现较为复杂的算法 实验表明 , 控制器性能可靠-Based reconfigura
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-11-14
    • 文件大小:280.93kb
    • 提供者:gaoyong
  1. SIMULATION-AND-SYNTHESIS-OF-TRIPLE-DES-BLOCK-CIPH

    0下载:
  2. This project presents FPGA implementations of the DES and Triple-DES with improved security against power analysis attacks. The proposed designs use Boolean masking, a previously introduced technique to protect smart card implementations from these
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-11-10
    • 文件大小:5.12mb
    • 提供者:abilash
  1. FPGA-floating-Point-IP-cores

    0下载:
  2. Taking Advantage of Advances in FPGA floating-Point IP cores -Taking Advantage of Advances in FPGA floating-Point IP cores
  3. 所属分类:Software Testing

    • 发布日期:2017-11-10
    • 文件大小:474.33kb
    • 提供者:andy
  1. Encryption-SATA-IP-Based-on-FPGA

    0下载:
  2. 本文首先分析了目前常用的硬盘数据加密方法,并在比较各种加密方案的基础上给出了基于FPGA的加解密SATA IP设计方案。本文介绍设计SATA IP相关的基础知识,包括SATA的体系结构。本sata IP已在Xilinx spartan-6系列上实现并产品化,具有低成本优势,且可以根据用户意愿更换加密算法和使用私有的加密算法。本文还论述了加密SATA IP的各种应用前景。-This paper firstly analyzes several common ways of Hard Disk da
  3. 所属分类:Crypt_Decrypt algrithms

    • 发布日期:2017-05-08
    • 文件大小:1.85mb
    • 提供者:liuYue
  1. Design-and-Implementation-of-FPGA

    0下载:
  2. 设 计与 实 现了 一种 以 F P GA 为核 心 的实 时 频 谱分 析 系 统。 系 统 包含  实时 频 谱 监 测 和  实 时 频 谱仪 2 种 频 谱分 析 模式 。 实 时频 谱 监 测 模 式采 用 F F T 算法 设 计实 现 , 用 于 对信 号 的 实时 监 测  实 时 频 谱 仪 模 式 采 用 D F T 算法 设计 实 现, 用于 信 号的 细致 分 析。 实验 证 明 , 系 统 充 分 利 用 了 F P GA 芯 片 的 资 源, 具 有
  3. 所属分类:software engineering

    • 发布日期:2017-04-04
    • 文件大小:212.53kb
    • 提供者:张春竹
  1. NAND-FLASH-Controller-by-FPGA

    1下载:
  2. NAND FALSH 结构特点,提高了存储密度,降低了每比特的成本,与NOR FLASH 相比写入速度大大提高。但是NAND FLASH 采用复用的数据线和地址线,必须先通过寄存 器串行地进行数据的存取,加上各个产品对信号的定义不同,因此与NOR FLASH 相比增加 了应用难度。本文设计的NAND FLASH 控制器,可以更容易的利用NAND FLASH.-NAND FLASH structural features, increased storage density, lowe
  3. 所属分类:Project Design

    • 发布日期:2017-04-30
    • 文件大小:202.3kb
    • 提供者:CharleeChan
« 12 »
搜珍网 www.dssz.com