搜索资源列表
DW8051_ALL
- 包中包括, DW8051完整的Verilog HDL代码 两本手册: DesignWare Library DW8051 MacroCell, Datasheet DesignWare DW8051 MacroCell Databook 三篇51论文: 基于IP 核的PSTN 短消息终端SoC 软硬件协同设计 Embedded TCP/ IP Chip Based on DW8051 Core 以8051为核的SOC中的万年历的设计 -DW8051 is desi
bf9e24b8-846d-4673-ba38-35807e50c7f1
- 精确到微秒的万年历 FPGA verilog代码
wannianli
- 一款基于Verilog的FPGA万年历开发程序-A calendar based on Verilog, FPGA development process
calender
- 这是用Verilog语言编写的万年历源代码,其中以小时为最小单位,可以区分闰年。有瑕疵还望海涵。-This is the calendar source code written in Verilog language, which hour is the smallest unit that can differentiate between leap years.
calendar
- 这是用Verilog写的万年历,里面包含的日月年各个模块。各个模块用Verilog写的,最后用原理图把各个模块组装成最终的系统。每个模块经过仿真没有问题,整个工程在板子上经过试验,能够完成万年历的功能。-This is the calendar write with Verilog, contains the sun and the moon years each module. Each module in Verilog written, finally the principle diag
bf9e24b8-846d-4673-ba38-35807e50c7f1
- 精确到微秒的万年历 FPGA verilog代码
bf9e24b8-846d-4673-ba38-35807e50c7f1
- 精确到微秒的万年历 FPGA verilog代码
1602timer
- 用verilog实现的,在1602液晶显示万年历修改FPGA芯片类型可以直接使用-Using Verilog to achieve, in the 1602 liquid crystal display calendar modified type of FPGA chip can be used directly
Clock
- 该程序主要是用Verilog HDL语言编写的多功能数字钟,包括校时,调试,整点报时和万年历模块。-The program is mainly used Verilog HDL language multifunction digital clock, including at school, debugging, the whole point timekeeping and calendar modules.
至简设计法--万年历
- 万年历 工程说明 在FPGA设计中,数字万年历属于小规模集成电路。从原理上来讲,是典型的数字电路,包括组合逻辑电路和时序电路。基于FPGA开发除设计简便、开发成本低、电路简洁等,更具备功能设计灵活方面的优势。 案例补充说明 万年历是记录一定时间范围内的年历,其名称只是一种象征,表示时间跨度大。由于其功能非常常用,且极为方便人们查询使用,因此广泛应用于钟表、历书出版物、电子产品、电脑软件和手机应用等行业中。(Perpetual calendar Engineering descr iption
jishi
- 用verilog语言设计了一个万年历,包括闰年判断,仿真正确(A calendar is designed with Verilog language, including leap year judgment, simulation is correct)
万年历
- 基于FPGA的数码管显示,万年历,包括时分秒年月日的现实(Calendar FPGA digital tube display, based on reality, and the date of the time)