CDN加速镜像 | 设为首页 | 加入收藏夹
当前位置: 首页 资源下载 源码下载 嵌入式/单片机编程 VHDL编程 搜索资源 - 2.28

搜索资源列表

  1. WaveGenerator-CPLD-10-05-09-16-28

    0下载:
  2. 基于CPLD的DDS信号发生器,将I2Cflash中的波形数据读出,并将其并行输出,再通过DA转换,得到模拟波形。开发工具是quartusII7.2-The DDS signal generator based on CPLD will I2Cflash the waveform data read out, and its parallel output, and then through the DA converter, are analog waveform. Development t
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-03-23
    • 文件大小:819.35kb
    • 提供者:朱澄澄
  1. ZLG7289B

    0下载:
  2. ZLG7289B 的主要特性 􀂄 很宽的工作电压范围:+2.7~6V; 􀂄 直接驱动8 位共阴式数码管(1 英寸以下)或64 只独立的LED; 􀂄 能够管理多达64 只按键,自动消除抖动; 􀂄 段电流可达15mA 以上,字电流可达100mA; 􀂄 利用功率电路可以方便地驱动1 英寸以上的大型数码管; 􀂄 具有左移、右移、闪烁、消隐、段点亮等强大功能; 􀂄 要
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-10
    • 文件大小:1.35mb
    • 提供者:周文杰
  1. EDA

    0下载:
  2. 1.八进制计数器 2.八位右移寄存器 3.八位右移寄存器(并行输入串行输出) 4.半加 5.半加器 6.半减器 7.两数比较器 8.三数比较器 9.D触发器 10.T触发器 11.JK1触发器 12.JK触发器 13.三位全加器 14.SR触发器 15.T1触发器 16.三太门 17.有D触发器构成的6位2进制计数器 18.带同步置数的7进制减法计数器(6位右移寄存器) 19.二十四进制双向计数器 20.二选一 21
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-03-21
    • 文件大小:4.05kb
    • 提供者:wanghao
  1. RS(204-188)decoder_verilog

    0下载:
  2. 采用verilog实现的有限域GF(28)弱对偶基乘法器,本原多项式: p(x) = x^8 + x^4 + x^3 + x^2 + 1 ,多项式基: {1, a^1, a^2, a^3, a^4, a^5, a^6, a^7},弱对偶基: {1+a^2, a^1, 1, a^7, a^6, a^5, a^4, a^3+a^7}-Verilog achieved using the finite field GF (28) weak dual basis multiplier
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-05-04
    • 文件大小:13.94kb
    • 提供者:刘建涛
搜珍网 www.dssz.com