搜索资源列表
TEC-CA-experimentprocedure
- TEC-CA学生实验指导书 1.TEC-CA 介绍 2.调试软件DebugController的介绍 3.计算机组成原理实验详解 4.vhdl语法介绍-Of TEC-CA student experiment instructions 1.TEC-the CA describes the introduction of the debugging software DebugController. Principles of Computer Organization exper
rom_mem
- 设计14×6 位的ROM,其结构图如图1 所示。其中,reset 为复位按钮,可以采用TEC-CA 平台上的复位脉冲,对应ACEX1K100 型号芯片的管脚ID 为83,Cyclone 的则为240;clock 为时钟脉冲源,可采用TEC-CA 平台上单脉冲按钮,对应ACEX1K100 型号芯片管脚ID 为 79,Cyclone 的则为29;dout 为ROM 单元的输出引脚。-Design 146 of the ROM, the structure shown in Figure
asynram
- 设计32×6位的RAM,其结构图如图2所示。其中,adr为地址引脚,cs、wr、rd分别为片 选、写和读引脚,din_out为输入输出引脚。当cs=0且wr由低到高(上升沿)时,din上的输 入数据写入adr指示的单元中;当cs=0且rd=0时,adr对应单元的数据在dout数据线上读出。 因wr在上升沿时写入数据,因此可以采用TEC-CA平台上的单脉冲按钮作为wr。-Design 326 of RAM, the structure shown in Figure 2. Which,
CPU
- 运用vhdl硬件描述语言在quartus II开发环境下独立设计与实现了基于精简指令集的五级流水线CPU的设计与实现。该流水CPU包括:取指模块,译码模块,执行模块,访存模块,写回模块,寄存器组模块,控制相关检测模块,Forwarding模块。该CPU在TEC-CA实验平台上运行,并且通过Debugcontroller软件进行单步调试,实验表明,该流水线CPU消除了控制相关、数据相关和结构相关。-Using vhdl hardware descr iption language developm
tec-xp+基本指令和扩展指令
- 29条基本指令和clc jrns calr扩展指令真值表,适用于tec-xp+16位教学机,通过编译软件编译,写入match芯片(tec-xp+16 29basic clc jrns calr match chip)
vhdl编程电子钟
- 实现24小时,可以整点报时的电子钟,使用TEC-8实验台(An electronic clock that can be used for 24 hours, using the TEC-8 test platform)