搜索资源列表
core_arm.tar
- 用VHDL语言实现的ARM处理器的标准内核的源代码程序,可在重用-use of the VHDL standard ARM processor core source code procedures, the reuse
ISE_lab19
- 俄罗斯方块VHDL实现,。该设计由下面模块组成:键盘输入模块,游戏控制模块,图像显示模块,文字显示模块,存储单元,复用单元和VGA 控制模块组成。其中图像显示模块和文字显示模块复用VGA 控制模块。游戏控制模块,图像显示模块和文字显示模块通过存储单元交换数据。-Tetris VHDL implementation. The design consists of the following modules: Keyboard input module, the game control modul
chuanbingzhuanhuan
- 这个并串转换代码是依靠同步状态机来实现其控制的。其实并串转换在实际的电路中使用还是比较多的,尤其在通信线路方面的复用和分解方面,原理上就是一个串并转换和并串转换的过程。举个简单的例子,计算机串口发送数据的过程,如果满足发送条件了,其实就是一个并串转换的过程了。好了,废话不说,看代码就是。 -And the string conversion of the code is relying on the synchronization state machine to achieve its c
rd1007_vhdl
- 标准sdram控制器, 很容易改写后应用-standard sdram controllor, easy to reuse
Reuse-Methodology-Manual-Third-Edition
- 进行SOC/IP 设计以及可重用设计的宝典书籍!是synopsys的一位牛牛写的! 主要以mentor和synopssy的设计工具为流程,讲述了SOC/IP可重用设计,验证设计的基本方法。 -For SOC/IP design and reusable design book books! A synopsys Niuniu is written! To mentor and synopssy the main design tools for the process, about the
Design-Reuse-Methodology-For-Asic-And-Fpga-Designe
- asic/fpga设计复用技术 Design-Reuse-Methodology-For-Asic-And-Fpga-Designers-Design-Reuse-Methodology-For-Asic-And-Fpga-Designers
ThesummaryofSoCOCB
- 随着以IP核复用为基础的SoC设计技术的发展,工业界及研究组织积极从事相关IP互联标准 方案的制定工作,从目前的研究和发展看,影响力较大的有IBM 公司的CoreConnect、ARM 公司的AMBA 和Silicore Corp公司的Wishbone。基于现有IP互联接口标准技术的发展现状,本文对这三种SoC总线技 术进行了详细介绍。-Along with the IP core reuse-based SoC design technology, industry and res
etd-0407109-183702-81-001[1]
- 文章介绍了YUV向RGB颜色空间转换的硬件电路实现算法.在高基乘法算法基础上,建立了参数化高基乘法算法模型,并给出了Verilog HDL描述 小数乘法的整数乘法近似和近似误差给予了详细的讨论.采用乘法单元复用的设计结果将在两个时钟周期内完成YUV向RGB的颜色空间转换.-This paper introduces the YUV to RGB color space conversion hardware algorithm. Matrix multiplication algorithm i
Verilog-to-VHDL-translator
- 描述了一个Verilog到VHDL翻译器的设计与实现。首先将Verilog模块转换为中间格式,然后按照预定义的翻译规则,生成功能等价的VHDL设计实体。该翻译器目前只支持Verilog的一个子集。通过Verilog-to-VHDL, 使得在Verilog.VHDL混合设计环境中重用Verilog设计成为可能。-Describes a Verilog to VHDL translator design and implementation. Verilog module into first
CMMB-GYT220.3
- CMMB规范第三章复用,详细介绍了复用帧的构成-Chapter CMMB reuse specification, detailing the composition of the complex with the frame
base-on-FPGA-embeded-system-design
- 摘 要: 可编程片上系统设计是一个崭新的、富有生机的嵌入式系统设计技术研究方向。本文在阐述可编程逻辑器件特点及其发展趋势的基础上,探讨了智力产权复用理念、基于嵌入式处理器内核和xilinx FPGA的SOPC软硬件设计技术,引入了基于英特网可重构逻辑概念并提出了设计实现方法,为基于FPGA的嵌入式系统设计提供了广阔的思路。-Abstract: Programmable System on Chip design is a new and vibrant direction of embedded
Design-Reuse-Methodology
- fpga设计入门级书籍,非常适合初学者。-fpga design entry-level books.
Verilog-HDL-Coding-Reuse-Standard
- Verilog HDL Coding 语言介绍书籍,主要集中于复用这块-Verilog HDL Coding language to introduce books, this focuses on reuse
fpga_bottom
- fpga 按键编程技巧 一键脉冲型,单键复用等按键的编程方法-fpga programming skills a key pulse button type, one-touch key programming reuse methods such as
Circuit-Design-with-VHDL
- VHDL数字电路设计教程 作者:(巴西)佩德罗尼(Pedroni,V.A.) 著,乔庐峰 等译 本书采用将数字电路系统设计实例与可编程逻辑相结合的方法,通过大量实例,对如何采用VHDL进行电路设计进行了全面阐述。 本书分为三大部分:首先详细介绍VHDL语言的背景知识、基本语法结构和VHDL代码的编写方法;然后介绍VHDL电路单元库的结构和使用方法,以及如何将新的设计加入到现有的或自己新建立的单元库中,以便于进行代码的分割、共享和重用;最后介绍PLD和FPGA的发展历史、主流厂
fenlu
- 适合在光纤中传输,对数字信号进行解复用,具体是2:8分路器-Suitable for optical fiber transmission of digital signal solution reuse, and the concrete is 2:8 optical device
Asynchronous-clock
- 异步时钟信号复用设计,两路数据交叉输出,当第一路帧是空帧的时候输出第二路信号数据。-Asynchronous clock signal reuse design data of the two-way cross output
24_LCD12864_DISPLAY
- 基于altera公司的fpga的lcd12864显示字符汉字的模块,模块接口简单易于复用。-Altera fpga-based company s lcd12864 display kanji character module, the module interface is simple and easy to reuse.
fft
- 实现功能:基8实现64点FFT处理器(进行两次8点FFT计算,采用基8进行64点) 详细说明:硬件结构包括六部分,分别为输入模块、8点FFT模块、乘法模块、顺序调整模块、输出模块和总控制模块。 其中,输入模块的主要功能是将串行输入的64个数据进行分类,分成8批次,每次8个输入到8点FFT模块中进行计算。 8点FFT模块:FFT是DFT的快速算法,当点数较大时,可以较大的减少DFT的运算量。常用的FFT算法主要有两种,分别为按时间抽选的FFT算法(DIT-FFT)和按频率抽选的FFT算