搜索资源列表
ruanjiansixiang
- 软件工程思想 书籍语言: 简体中文 书籍类型: 程序设计 授权方式: 免费软件 书籍大小: 1024 KB -software engineering thinking books Language : English books categories : program design license : free software books Size : 1024 KB
123
- 还有一个缺陷就是在只知道密文 x 及公钥(n,e)的情况下,只要将 (x^e) mod n 所得余数 s 再不断地循环操作 s = s^e mod n,此运算不断地循环 e 次之后,很多情况下都可以循环出原文,只是计算量过余多一些罢了。不过有不少情况下,根本都无须循环 e 次,不过对于1024位的 n 级别来说,e 也是一个相当大的数值,所以循环密文的余数以解得原文是有些不现实。 以上内容仅供参考,如有不实,请予更正-there is a defect in only know that the
AT25F512-1024
- AT25F512-1024.PDF软件工程师可以从本文件查到spi协议的的时序,从而开发出读写AT25F512-1024的程序
em000_32
- NOD32的最新更新时间,需要的下一下,很有用1024-failed to translate
FPGA
- 针对MT9M111数字图像传感器,采用Cyclone系列 EP1C6Q240C6作为主控芯片,设计并实现了ITU-R BT.656视频数据的采集、色彩空间转换、DVI-I显示控制的数字视频转换系统。系统可以将传感器的输入图像以1280×960(60Hz)和 1280×1024(60Hz)格式输出到DVI-I显示器上,并具有图像静止功能,同时在系统空闲时,可以将系统设置为待机状态,来降低功耗。-Aimed at the digital image sensor MT9M111,used Cyclo
LTA150XH-L06
- 典型15寸液晶屏1024*768 LVDS8规格书-A typical 15-inch LCD screen 1024* 768 LVDS8 specifications
Abstract
- 摘 要: 1982年,Quisquate和Couvreur提出了一种RSA的变型算法,称为RSA–CRT算法,这是一种基于中国剩余定理的能够加速RSA解密的算法。1990年,Wiener提出了另外一种RSA的变型算法,称为重新平衡–RSA,进一步通过把解密成本转移到加密成本上来加速RSA解密。但是,因为公开指数e通常和RSA系数是同一量级,所以这种方法实质上最大化了加密时间。在本文中,我们介绍两种重新平衡–RSA变型算法,它们的公开指数e比模量更加的小,因此能够在保持较低解密成本的同时有效地减少
EEPROM-datasheet
- EEPROM的具体原理及操作说明 The AT24C01A/02/04/08A/16A provides 1024/2048/4096/8192/16384 bits of serial electrically erasable and programmable read-only memory (EEPROM) organized as 128/256/512/1024/2048 words of 8 bits each.-EEPROM datasheet The AT24C01A/
LPC177x_178x_UM_SimpCHN
- 基于ARM Cortex-M3的微控制器LPC177X/178X,简体中文版用户手册,1788等多款型号内带LCD看控制器最高支持分辨率1024*768-Based on the ARM Cortex-M3 microcontroller LPC177X/178X, Simplified Chinese version of user manual, 1788, various models with LCD to see the controller supports up to 1024*
xinetdVNCServer
- 使用本配置方法,可以实现: 平时vnc server进程并不运行,当有客户端连接时会自动开启进程。 使用51024端口可以运行1024*768的分辨率,使用50800可以运行800*600的分辨率。 vnc连接后会先出现Linux的登陆画面,输入用户名和密码后进入相应的用户权限。 vnc客户端一旦关闭则相应进程会自动结束,重新连接时会启动新的进程。-xinetd VNC Server
000
- STM32 64 256 1024采集点的FFT算法结果作用意义!-STM32 64 256 1024 collection point FFT algorithm result role sense!
TFT_LCD_Verilog
- 已经在FPGA上可以点亮TFT LCD 7寸1024*600的液晶显示模组。是自动更换画面!-Has been in FPGA can lighten TFT LCD 7 "1024* 600 LCD display module. Is automatically change picture!
assigement-Sharp1
- 1-Log magnitude using 1024 point FFT over 25ms 2- Hamming Window at duration 1024 over 25ms 3- Log magnitude using 1024 FFT over interval 10ms
Socket
- 提供1024位的连环AT24C01电可擦可编程 只读存储器(eepm)组织成128字的8位每个。该设备是 优化用于在许多工业和商业应用,低功率 和低电压操作是必要的。可以在空间的AT24C01储蓄 8针PDIP,8针MSOP,8针TSSOP,8针JEDEC小块集成电路包和是 可通过2线串行接口。此外,整个家庭可在5.0 v (4.5 v至5.5 v),2.7 v(2.7 v至5.5 v),2.5 v(2.5 v至5.5 v)和1.8 v(1.8 v至5.5 v)版本-
1024点FFT的VHDL代码
- 自己编写的1024点FFT的代码,里面含有说明,程序和仿真波形,课程设计格式,编译通过,程序可以作为参考
BJ8P508/153 8-BIT MICRO-CONTROLLER
- BJ8P508/153 is an 8-bit microprocessor with low-power and high-speed CMOS technology. It is equipped with a 1024*13-bits Electrical One Time Programmable Read Only Memory (OTP-ROM) with it. It provides a PROTECTION bit to prevent intrusion of user’s
RSAUpper
- 能够生成1024位的RSA算法密钥对,C++语言实-Capable of generating 1024 RSA algorithm key pair, C++ language
fft_fir_filter
- FFT-based FIR Filter is a unit to perform the finite impulse responce filter based on the Fast Fourier Transform (FFT). It performs the convolution of the unlimited signal sequence with the synthesized impulse responce of the length of Ni=N/2 samples
ProJect
- 一个VC小程序,可以打开AD采样1024点数据,然后绘图,绘出XY轴的点,并做出图,测试通过,而且还可以作相应数据处理。-A VC small program that can open the 1024 AD sampling point data and then drawing, draw XY axis point and make a diagram of the test.
PC1089K+1024+IR卡+24C16+25L512的原理图
- PC1089K+1024+IR卡+24C16+25L512的原理图(Schematic diagram of PC1089K+1024+IR card +24C16+25L512)